產(chǎn)品特點:
ASR6505是一種通用的LoRa無線通信芯片組,集成了LoRa無線電收發(fā)器、LoRa調(diào)制解調(diào)器和一個8位CISC MCU,運行頻率為16MHz,8mm*8mm*0.9mm超小尺寸可以滿足客戶不同的產(chǎn)品規(guī)格。 LoRa無線電收發(fā)機的頻率覆蓋范圍為150MHz ~ 960MHz。LoRa 調(diào)制解調(diào)器支持LPWAN用例的LoRa 調(diào)制和遺留用例的(G)FSK 調(diào)制。由ASR6505設計的LoRa無線通信模塊為LPWAN應用提供超長距離和超低功耗通信。
芯片特性:
- SX1262+STM8L152集成。
- 封裝尺寸?。?mm x 8mm x 0.9mm,QFN 68引腳。
- LoRa無線電和LoRa調(diào)制解調(diào)器。
- 頻率范圍:150MHz~960MHz。
- 最大功率+21dBm恒定射頻輸出。
- 高靈敏度:低至-140dBm。
- 帶有RTC的深度睡眠模式電流:2uA。
- TX模式電流:@17dBm:50mA;@14dBm:40mA。
- RX模式電流:10mA。
- 在LoRa調(diào)制模式下,可編程比特率最高可達62.5kbps。
- 在(G)FSK調(diào)制模式下,可編程比特率最高可達300kbps。
- 嵌入式存儲器(最多64k字節(jié)的閃存和4k字節(jié)的SRAM,2k字節(jié)的EEPROM)。
- 30x可配置GPIO,1xI2C,2xUART,1xSWIM,1xSPI,3xADC。
- LCD驅動器:2/4/8 COM,最大24段。
- 16 MHz哈佛架構CPU。
- 4通道DMA引擎。
- 嵌入式12位1Msps SAR ADC。
- 嵌入式2x12位DAC。
- 嵌入式2個低功率比較器。
- 96位唯一芯片ID。
- 32.768kHz外部晶體振蕩器。
- 32MHz外部晶體振蕩器
ASR6505內(nèi)部設計框圖: